J-BERT N4903B 高機能串行 BERT 為嵌入式時鐘裝備和正向時鐘裝備供給最完全的發抖容限測試。
當技術創新和考察隊伍要對包羅 7 Gb/s 或 12.5 Gb/s 串行 I/O 端口設置的心片和傳輸信機方案立即停止研究方法和強化裝備測驗時,它是最實現的隨意挑選。它都可以研究方法領受機的顫抖容限,并能驗抄與未來十年最時興的串行串口通信管理規范的產生分歧性,比如:- PCI Express® 檢查丈量處理計劃實例:PCIe 3.0 領受機測試
- SATA/SAS
- DisplayPort
- 超高速 USB
- 光纖通道
- QPI
- 存儲器總線,比方全緩沖 DIMM2
- 背板,比方 CEI
- 10 GbE/ XAUI
- XFP/XFI、SFP+
J-BERT N4903B 的發抖設置屏幕 | 主動發抖容限表征 |
---|---|
![]() |
![]() |
疾速眼圖和模板測試 | RJ/DJ 分手的 BERT 掃描 |
![]() |
![]() |
J-BERT N4903B 的首要上風:
利用具備極低發抖和極短跳變時候的碼型發生器天生清潔旌旗燈號,完成切確表征。顛末校準的內置發抖源使您能夠對領受機停止切確的發抖容限測試。
J-BERT N4903B 是為與串行總線規范完成最好婚配而設想的,具備差分 I/O、在大大都輸入上可變的電壓電平、內置的發抖和 ISI 功效、碼型序列發生器、參考時鐘輸入、可調諧 CDR、碼型捕獲和比特規復形式,可對無時鐘和不肯定的碼型停止闡發,是以能夠明顯簡化測試設置。
利用 J-BERT 的主動發抖容限測試和疾速整體發抖丈量,能夠更快地履行測試。
J-BERT N4903B 是一項持久投資,它能夠按照今后的測試和估算請求停止設置裝備擺設,還能夠從 N4903A 停止進級,并在今后測試需要變更時對一切的選件和全速器件停止改型。
PCIe 是 PCI-SIG 的牌號,PCI Express 是 PCI-SIG 的注冊牌號
- 碼型發生器和誤碼檢測器的數據速度為150 Mb/s 至 7 Gb/s 或 150 Mb/s 至 12.5 Gb/s
- >0.5 UI 經校準、綜合分歧的發抖注入:RJ、RJ-LF、RJ-HF、PJ1、PJ2、SJ、BUJ、ISI、正弦攪擾、SSC 和殘剩 SSC
- 超卓的旌旗燈號機能和活絡度
- 內置時鐘數據規復功效和可調節、分歧的環路帶寬
- 用于正向時鐘裝備的半速度時鐘和可變占空比
- 可丈量 BER、BERT 掃描、RJ/DJ 分手的 TJ、眼圖、眼圖模板、BER 表面、主動發抖容限,并可捕獲碼型
- 利用 60 種模塊碼型序列發生器發生 PRBS 和碼型
- 一切選件都能夠從 N4903A 停止改型和進級